nbhkdz.com冰点文库

IC

时间:2011-02-17


IC Package introduction

IC Package

IC Package
隨著半導體製程技術能力不斷向上提升,半導體晶片的功能 日益強大,以致半導體晶片訊號的傳輸量逐漸增加,晶片的 腳數亦隨之增加,過去以導線架(Lead-Frame)的封裝形式 已逐漸無法滿足市場的需求!
因而讓封測產業一路由 低階的DIP(Dual In-Line Package)、SOP(Small OutLine Package)、TSOP等 逐漸走向 以IC載板的閘球陣列(BGA)、覆晶(Flip Chip;FBGA), 乃至於CSP(晶圓尺寸封裝)等高階封裝形式 這是因為來自於終端應用市場的需求,使得封裝技術必須不 斷翻新來滿足市場的需要。

IC Package
根據IC Insight的封裝技術演進史,可以說是每10年,就會出現一次主流封裝技 術更換! 1970年代的主流技術為DIP,這種封裝技術是引腳插入技術為基礎,大多是應用 於64腳以下的電子元件封裝。 到了1980年代,隨著終端應用市場的需求,主流封裝由雙邊引腳的DIP,進化到 周邊引腳且以表面黏著技術為基礎的QFP(Quad Flat Package)及LCC(Leaded /Leadless Chip Carrier),除此之外,還有CPU是以面陣列引腳型態的PGA以及 因應消費性電子商品所產生的SOP小型化封裝技術。

IC Package
1990年代,在消費性電子訴求輕薄短小的趨勢下,強調比SOP更小更薄的 SSOP/TSOP及TQFP/FQFP成為這一世代的封裝主流,不過在晶片、繪圖卡等高階產 品閘樹、設計複雜度的影響下,在1990年代末期,具備更高腳數且效能佳的BGA (Ball Grid Array)竄升成為市場主流。
而2000年起,來自於手機以及高階電腦架構的需求以及降低成本考量,CSP、 FBGA、晶圓級封裝(Wafer Level Packaging;WLP)等取代先前的技術成為市場 主流。

IC Package

IC Package

IC Package
TAB

Wire Bound - PBGA

應用端急速爆發的覆晶封裝技術(Flip-Chip)

晶圓級封裝 - 因應高效能與低成本而生

取代SOC (系統單晶片) 成為市場解決方案的SIP(系統級封裝)

因應手機多媒體需求

MCP封裝技術誕生( 多晶片封裝-Multi-Chip Packaging)

TCP & COF – LCD application

Come in soon ……

IC Package – 晶圓封裝
以晶圓代工為中心的思考模式,通常將晶圓製造分為前段及後段製程,所謂的前 段半導體製程是以晶圓測試(Wafer Probing)為分界點,台積電的晶圓代工作 業,就是進行到Wafer Probing後,再交由封裝廠進行後段製程。
然而,晶圓級封裝將模糊這傳統的概念,因為晶圓級封裝是在晶片切割前,就 進行封裝、測試的作業,晶圓級封裝整合前、後段製程,沒有打金線作業、沒有 基板、沒有介電材料(underfill),部分前段製程技術的再延伸。與傳統晶片 封裝方式不同之處,在於晶圓級封裝技術可先在整片晶圓上進行封裝和測試之後, 再切割成個別的晶粒,無需經過打線與填膠程序,且封裝後的晶片尺寸等同晶粒 原來的大小。 因此,晶圓級封裝技術的封裝方式,不僅明顯縮小IC尺寸,符合行動資訊產品 對高密度積體空間的需求,在電器特性規格上,也因晶片可以最短的電路路徑, 透過錫球直接與電路板連結,因而大幅提昇資料傳輸速度,有效降低雜訊干擾機 率。

IC Package – 晶圓封裝
晶圓級封裝是以凸塊(Bumping)或錫球(Ball Mount)直接與PCB相連,由於不 需要中介層(Interposer)、填充物(Underfill)與導線架,並省略黏晶、打 線等製程,大幅減少材料及人工成本;相較於QFN(Quad Flat No-lead)封裝技 術,晶圓級封裝可節省20%以上的成本,充分地滿足兼顧成本考量與精巧型設計 導向的晶片封裝需求,而且晶圓級封裝之所有製程幾乎都在晶圓上完成,也可以 有效縮短封裝製程之時程。
目前晶圓級封裝比較常看見Polymer Collar WLP、Ultra CSP等技術,Polymer Collar WLP技術不同於Ultra CSP容易會發生在錫球與晶片面的連接處,因為機 械性震動或是操作時之溫度差異而導致連接點斷裂,導致接觸不良的現象。此技 術即是為了強化錫球與晶片面接點的強度,以聚合物在錫球與晶片連結處的周圍, 披上一層環狀的強化材質,可有效減少錫球與晶圓表面連接點的破裂機會。 採用Polymer Collar WLP封裝技術的晶片,可強化錫球與晶片接合處的強度, 其錫球焊接處的接合壽命可延長30~50%,進而改善晶片對於系統運作之可靠度 (board level reliability),另一方面,Polymer Collar WLP也可適用於封 裝較大尺寸的晶粒,並可將以往晶圓級封裝晶片的I/O數從50提升至80,大幅擴 展晶圓級封裝技術的應用範圍。

IC Package – 晶圓封裝

Wafer Bumping

IC Package – 晶圓封裝
至於Ultra CSP延續了CSP封裝後晶片尺寸大小與裸晶尺寸完全相等的特點,使用 標準半導體製程設備,以薄膜重分佈層(Thin-film Redistribution Layer)和晶圓級 的錫球黏著技術,在晶圓尚未切割前,便直接將錫球黏著於晶圓表面,因此不需 經過打線接合(Wire Bond)和填膠(Underfill)等程序,晶圓在測試切割成為單 一晶片後,即可透過表面黏著技術(Surface Mount Technology;SMT)直接安裝 於電路板上。
Ultra CSP因其封裝製程可藉由重分佈層將焊墊重新路由至JEDEC標準間矩,並在 重新排列的焊墊上使用CSP尺寸的焊球進行接合,因此亦能沿用目前使用銲線封 裝的IC設計,減少重新設計IC的成本。

IC Package – SOC & SIP
近年來半導體產業積極朝向系統單晶片(SOC ,System On Chip)與系統級封裝 (SIP , System In Package)方向發展,以求達到產品效能與便利性的提升。
一直被業界所期待的系統單晶片,係將包括處理器、記憶體、周邊電路及其他 相關應用電路都整合至單一晶片上,也同樣具備強化產品效能等優勢,但因技術 目前仍未成熟,導致良率偏低、成本過高等挑戰尚待克服。

IC Package – SOC & SIP
屬於系統級封裝的堆疊式晶片級封裝技術由於具備將不同的晶片或其他電子元件, 整合於同一封裝模組內,以執行某種相當於系統層級的功能,具有高效能與低成 本的優勢,另一個好處是這樣可以減少或消除客戶對高速電路設計的需求且系統 級封裝產生的 EMI 噪音更小。
目前系統級封裝主要有兩種方 式,一種是晶片與晶片的堆疊, 即稱為堆疊式晶片級封裝 (Stacked Chip Scale Package;SCSP),另一種 為兩個或數個已經完成封裝的 晶片,利用SMT製程,將其 已完成單一晶片封裝的產品堆 疊起來,而成為一複合式的封 裝體,稱為立體式封裝(3D package)。

IC Package – SOC & SIP
現階段堆疊式晶片級封裝有兩種封裝型態,分別是兩顆堆疊式封裝及三明治結構 的堆疊式封裝,兩顆堆疊式封裝是上層晶片尺寸小於下層晶片尺寸之封裝方式, 而三明治結構的堆疊式封裝型態,則是封裝體為晶片尺寸相近,或是上層晶片尺 寸大於下層晶片者,即採用此方案。 不過堆疊式晶片級封裝也不是沒有問題產生,因為要適應堆疊式晶片級封裝的厚 度,晶片都需經過研磨過程,中間可能產生晶圓翹曲易碎與打線問題,特別是當 晶片變薄後,也會削減晶片本身的強度,增加打線時的困難度。再加上在銲線的 製程中,當堆疊式晶片的上層晶片的尺寸大於下層晶片時,便會產生所謂懸空 (overhang)的情形,這種情況將會造成上層晶片的震動,而將增加打線時的困 難度。

IC Package – SOC & SIP
立體式封裝目前大致發展出兩種方是,分別是PoP(Package on Package)以及PiP (Package in Package),PoP是一種很典型的3D封裝,將經過完整測試的封裝如 單晶片FBGA或堆疊晶片FPGA(典型的記憶體晶片)被堆疊在另外一片單晶片 FBGA或堆疊晶片FBGA(典型的基頻或類比晶片)的上部。而PiP則是一種在 BAP(基礎裝配封裝)上部堆疊經過完全測試的內部堆疊模組(ISM),以形成 單CSP(晶片級封裝)解決方案的3D封裝。

IC Package – SIP( stack BGA )

IC Package – SIP( side by side)

IC Package – MCP
由於手機多媒體應用日漸增多,造成手機記憶體容量需求亦隨之增加,然而因手 機輕薄短小的趨勢,所以記憶體晶片在系統產品中能用的空間愈來愈小,故將手 機記憶體NOR Flash、NAND Flash、Low Power SRAM及Pseudo SRAM堆疊封裝成一 顆的多晶片封裝(Multi-Chip Packaging;MCP)技術很普遍地應用在手機上,以節 省空間達到輕薄短小的目的。
觀察近年來MCP技術發展,以韓國三星電子較其它廠商積極,在2005年1月宣佈 已發展出全球首見8顆晶片堆疊的MCP技術(如圖2所示),計畫應用在高容量記 憶體的行動產品,例如3G高階行動電話,與其它體積愈趨迷你的行動應用電子裝 置市場。此產品的尺寸為11mm× 14mm× 1.4mm,內含2顆1Gb NAND Flash,2顆 256Mb NOR Flash,2顆256Mb Mobile DRAM,以及1顆128Mb及1顆64Mb的UtRAM (Unit Transistor RAM),記憶體容量達3.2Gb。三星電子曾於2003年11月開發出6 顆晶片堆疊的MCP技術,一年後又提升至8顆晶片,顯示非常重視此技術的發展。

IC Package – MCP
三星電子隨即在2005年2月表示已開始量產全球最大容量的2.5Gb MCP記憶體,而 過去MCP最大容量為1.5Gb。此次量產的產品係將2顆1Gb NAND Flash與2顆256Mb Mobile DRAM堆疊,4顆晶片整合於單一封裝的MCP。
MCP技術發展的關鍵在於封裝厚度的控制及測試的問題。一般來說,MCP所堆疊 的記憶體晶片數量愈多,它的厚度也將隨之增加,所以在整個設計過程中需控制 晶片的厚度以減少晶片堆疊的空間。三星最近所發表的8顆晶片MCP厚度為1.4mm, 這僅相當於目前4顆晶片MCP的厚度,表示即使堆疊的晶片數量增加,其厚度還 是需控制在1.4mm左右。

那麼MCP的未來潛力真有那麼好嗎?以往雖然各種不同的多重晶片封裝已使用 多年,然礙於成本問題,使得產量相對較低,不過,結合SRAM與NOR Flash的多 重晶片封裝記憶體,使用在手機等應用裝置上,成為MCP市場高成長、高產量的 背後驅動力。MCP記憶體剛開始僅應用在高階手機市場,隨著低階手機亦追求小 型化後,也開始使用MCP記憶體,目前最常見的MCP記憶體,是結合1顆32-Mbit 的NOR Flash再加上8-Mbit的SRAM。

IC Package – MCP

IC Package – MCP

IC Package – MCP

IC Package – TCP/COF

IC Package – COF

IC Package – COF

IC Package – TCP

IC Package – COF

IC Package – TCP

IC Package

IC Package

IC Package - TAB

IC Package - TAB

Wire Bound

Wire Bound

Wire Bound

Wire Bound

Wire Bound

Wire Bound

Fine Pitch Wire Bonding

Flip chip
早在1960年代覆晶封裝(Flip-Chip) 技術的前身,由 IBM 發明的 C4(Controlled Collapse Chip Connection ,晶圓凸塊製程 ), 開啟覆晶封裝封裝技術的概念,後來 由日本IBM首先採用塑膠基板取代過 去所用的陶瓷基板,這重大的材料突 破讓覆晶封裝封裝推進一大步.

但直到1980年代 IBM 的 C4 相關專利 到期,日本、美國、德國等各地區的 大廠紛紛積極發展,但都侷限在國防 通訊等特殊領域的應用,直到Intel 將 覆晶封裝技術大量應用在CPU、晶片 組,才開啟覆晶封裝技術被普遍應用 的新的紀元,如今在PCI Express架 構已經漸成個人電腦的主流的加持下, 更是奠定覆晶封裝的地位 .

Flip chip
覆晶封裝技術是一種將晶面朝下 並藉由金屬凸塊與承載基板接合 的積體電路封裝體,覆晶封裝體 的承載基板與晶片間,必須是一 對一匹配,這樣才能將晶片上的 電極與基板的電極精準接合。此 外,覆晶封裝與傳統打金線封裝 有結構上的變革,最大不同在於 傳統封裝採用金線,當作與導線 架的連接導線,覆晶封裝則是採 用錫鉛凸塊當作與覆晶基板的連 接點。

Flip chip

Flip chip

Flip chip

Flip chip
相較於打金線的方式,覆晶封裝採 用錫鉛凸塊的好處,是可以 大幅度提高晶片I/O的密度 良好控制雜訊的干擾 元件電性的效能 優異的散熱性能 封裝外型的薄度都有高度的改善

Flip chip

Flip chip

Flip chip

SPIL

ASE

APS

Peter Pan


赞助商链接

IC基础知识-1

IC基础知识-1_电子/电路_工程科技_专业资料。北京蓝景世纪科技开发有限责任公司 营销培训讲稿 半导体集成电路的相关知识一、 关于集成电路的相关称呼 Circuit, 缩写 ...

IC专业词汇

IC专业词汇_电子/电路_工程科技_专业资料。IC 专业词汇 1 Active Area 主动区(工作区) 主动晶体管(ACTIVE TRANSISTOR)被制 造的区域即所谓的主动区 (ACTIVE ...

驱动IC

驱动IC - LED 显示屏驱动芯片的各类及应用 阅读:1568 次 来源:网络媒体 我要评论 摘要:LED 显示屏知识入门-特点-分类篇:LED 显示屏驱动芯片的各个种类及应用...

IC

IC - IC 如果用信息系数(IC )衡量因子的有效性,将因子预期 IC 与股票预期收益相对应,因子 IC 预期波动率与股票预期风险相对应,那么通过类似股票均值-方差优化的...

IC管理管理_图文

IC管理管理 - 蘇州崧騰电子有限公司 发行日期 2014-10-08 文件性质 1.目的 管理规范 文件编号 版本/版次 页码 A/0 1 OF 6 IC 管理规范 明确规定 IC 元件...

IC基础知识_图文

IC基础知识 - IC 设计基础(流程、工艺、版图、器件) 1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟...

ic半导体测试基础(中文版)_图文

ic半导体测试基础(中文版) - 本章节我们来说说最基本的测试——开短路测试(Open-Short Test),说说测试的目的和 方法。 一.测试目的 Open-Short Test 也称为 C...

常见车用IC资料

常见车用IC资料 - 常见车用集成电路 汽车闪光灯集成电路 U643B 电灯负载>1W,30mΩ 并联 改进型电磁兼容性,负载速断保护 DIP8,SO8 U2043B 电灯负载>10W,30...

IC-HR软件操作说明

IC-HR软件操作说明 - IC-HR 软件操作说明 软件快捷图标: 双击打开,登录界面如下: 软件超级管理员,用户名为:ADMIN 超级管理员进入后可以做任何操作。 这里以管理...

IC compiler语法从零学习

IC compiler语法从零学习_电子/电路_工程科技_专业资料。icc 语法,培训的资料,从零学起 注:为了在布图时进行时钟树综合,必须唯一化 DC 中的网表。此操作为...